Contrat doctoral H/F : Conception d'une architecture de lecture auto-déclenchée pour l'échantillonnage


Détail de l'offre

Informations générales

Organisme de rattachement

CNRS  

Référence

UMR6533-HERCHA-001  

Date de début de diffusion

07/05/2026

Date de parution

08/05/2026

Date de fin de diffusion

28/05/2026

Intitulé long de l'offre

Contrat doctoral H/F : Conception d'une architecture de lecture auto-déclenchée pour l'échantillonnage ultra-rapide

Date limite de candidature

28/05/2026

Nature du contrat

CDD de 3 ans

Description du poste

Versant

Fonction Publique de l'Etat

Catégorie

Catégorie A (cadre)

Nature de l'emploi

Emploi ouvert uniquement aux contractuels

Domaine / Métier

Recherche - Chercheuse / Chercheur

Statut du poste

Vacant

Intitulé du poste

Contrat doctoral H/F : Conception d'une architecture de lecture auto-déclenchée pour l'échantillonnage

Descriptif de l'employeur

Le Centre national de la recherche scientifique est un organisme public de recherche pluridisciplinaire placé sous la tutelle du ministère de l’Enseignement supérieure et de la Recherche. Créé en 1939 et dirigé par des scientifiques, il a pour mission de faire progresser la connaissance et être utile à la société dans le respect des règles d’éthique, de déontologie et d’intégrité scientifique.

Description du poste

Sujet de thèse :
Dans les expériences de physique des hautes énergies modernes, la mesure extrêmement précise du temps d'arrivée des particules (résolution de l'ordre de la dizaine de picosecondes) est devenue une exigence indispensable pour faire face à la très haute luminosité et à l'empilement des événements. La technique d'échantillonnage ultra-rapide du signal analogique s'est imposée comme l'une des méthodes les plus performantes, illustrée par le succès de la famille de circuits SAMPIC.

Récemment, l'ASIC SPIDER a été développé pour l'expérience LHCb (sur le LHC au CERN), proposant une architecture de numérisation multi-banque très performante en terme de temps mort. Tout comme SAMPIC, il est auto-déclenché mais optimisé pour une arrivée du signal quasi-synchrone avec l'horloge. Cependant, pour la plupart des applications hors des grands détecteurs sur collisionneur, les circuits doivent pouvoir travailler sur des signaux aléatoires. Cela signifie qu'un nouveau circuit devrait être capable d'échantillonner continuellement le signal comme SAMPIC, d'offrir comme SPIDER la capacité de commutation multi-banque pour optimiser le temps mort, et de déclencher la numérisation de manière autonome sans attendre un signal de validation externe global comme les deux précédents.

Ce projet de thèse s'inscrit au cœur d'un programme de Recherche et Technologie (R\&T) conjoint entre le LPCA (Clermont-Ferrand), IJCLab et l'IRFU (Saclay). L'objectif est de concevoir l'architecture de cette prochaine génération d'échantillonneurs rapides.

L'objectif principal est de faire évoluer l'architecture du circuit SPIDER, en technologie CMOS 65~nm, pour rendre l'échantillonnage continu tout en conservant le déclenchement autonome, en maintenant d'excellentes performances en résolution temporelle et en limitant la consommation électrique. Ce travail de conception microélectronique mixte s'articulera autour de trois grands axes :

Axe 1 : Travail de modélisation et d'architecture système
Avant de concevoir les transistors au niveau physique, un travail de spécification et de définition architecturale est primordial pour valider le comportement du système face à de forts flux de données aléatoires. Le doctorant ou la doctorante devra modéliser l'architecture complète du circuit (matrice(s) de cellules d'échantillonnage, gestion de la mémoire temporelle, logique de déclenchement) en utilisant un langage de description comportementale (SystemVerilog). Cette étape permettra d'étayer et affiner les choix architecturaux et de vérifier la fonctionnalité du circuit face à différents scénarios.

Axe 2 : Conception et optimisation du bloc Analogique et de la logique Numérique embarquée
L'étage d'entrée doit être repensé pour étendre la fonction d'auto-déclenchement et de bufferisation à un échantillonnage continu. Il faudra adapter l'adressage des cellules à capacités commutées ( extit{Switched-Capacitors Array}) héritées de
Voir plus sur le site emploi.cnrs.fr...

Conditions particulières d'exercice

Le Centre national de la recherche scientifique est l’une des plus importantes institutions publiques au monde : 34 000 femmes et hommes (plus de 1 000 laboratoires et 200 métiers), en partenariat avec les universités et les grandes écoles, y font progresser les connaissances en explorant le vivant, la matière, l’Univers et le fonctionnement des sociétés humaines. Depuis plus de 80 ans, y sont développées des recherches pluri et interdisciplinaires sur tout le territoire national, en Europe et à l’international. Le lien étroit que le CNRS tisse entre ses missions de recherche et le transfert vers la société fait de lui un acteur clé de l’innovation en France et dans le monde. Le partenariat qui le lie avec les entreprises est le socle de sa politique de valorisation et les start-ups issues de ses laboratoires (près de 100 chaque année) témoignent du potentiel économique de ses travaux de recherche.

Descriptif du profil recherché

Contraintes et risques :

Temps plein

Oui

Rémunération contractuels (en € brut/an)

2 300 brut mensuel

Pays

Localisation du poste

Europe, France, Auvergne-Rhône-Alpes, Puy de Dôme (63)

Géolocalisation du poste

AUBIERE

Lieu d'affectation (sans géolocalisation)

63178 AUBIERE (France)

Critères candidat

Niveau d'études / Diplôme

Niveau 8 Doctorat/diplômes équivalents

Spécialisation

Formations générales

Langues

Français (Seuil)